机读格式显示(MARC)
- 000 02094oam2 2200337 450
- 010 __ |a 978-7-121-33421-4 |d CNY79.00
- 100 __ |a 20180412d2018 em y0chiy50 ea
- 200 1_ |a 数字系统设计 |A shu zi xi tong she ji |e Verilog & VHDL版 |e 英文版 |d Digital systme design with verilog and VHDL |f (美)Enoch O. Hwang著 |g 阎波,朱晓章,姚毅改编 |z eng
- 210 __ |a 北京 |c 电子工业出版社 |d 2018
- 215 __ |a 14, 405页 |c 图 |d 27cm
- 225 2_ |a 国外电子与通信教材系列 |A Guo Wai Dian Zi Yu Tong Xin Jiao Cai Xi Lie
- 314 __ |a Enoch O. Hwang 于美国加州大学Riverside分校获计算机科学博士学位,目前是南加州Sierra大学计算机科学系助理教授,加州大学Riverside分校电子工程系、计算机科学与工程系讲师,主要讲授数字逻辑设计课程。
- 330 __ |a 随着微电子技术与计算机技术的飞速发展,以及先进的电子设计自动化(EDA)技术及现场可编程门阵列(FPGA)器件的广泛应用,现代数字逻辑电路与系统的设计理念及实现技术已经发生了翻天覆地的变化。本书以微处理器系统作为复杂数字逻辑系统的代表,在简要介绍其工作原理的基础上,以CPU硬件结构框图为线索贯穿各个章节,详细讲述了如何构建基本组合/时序逻辑元件、如何利用已有元件组建数据通路与控制单元部件、如何利用已有部件实现一个通用CPU,以及如何通过进一步添加简单的输入输出接口来最终搭建出一个完整的微处理器系统。本书通过在简单的数字逻辑元件与复杂的实用数字逻辑系统之间搭建桥梁,能够帮助读者深刻理解数字逻辑组件的设计与使用方法,进而全面和清晰地把握复杂数字系统的EDA设计与实现技术要点。本书及相关网站提供了丰富的实用学习资源,所有设计示例都提供了电路图以及Verilog与VHDL源码。
- 410 _0 |1 2001 |a 国外电子与通信教材系列
- 510 1_ |a Digital systme design with verilog and VHDL |z eng
- 606 0_ |a 硬件描述语言 |A Ying Jian Miao Shu Yu Yan |x 程序设计 |x 高等学校 |x 英文 |j 教材
- 701 _0 |c (美) |a 黄爱基 |A huang ai ji |4 著
- 702 _0 |a 阎波 |A Yan Bo |4 改编
- 702 _0 |a 朱晓章 |A zhu xiao zhang |4 改编
- 702 _0 |a 姚毅 |A yao yi |4 改编
- 801 _0 |a CN |b WXCSXY |c 20181121
- 905 __ |a WXCSXY |d TP312/1525